您好,欢迎访问

商机详情 -

智能化多端口矩阵测试DDR一致性测试参考价格

来源: 发布时间:2024年07月08日

DDR4/5与LPDDR4/5 的信号质量测试

由于基于DDR颗粒或DDR DIMM的系统需要适配不同的平台,应用场景千差万别, 因此需要进行详尽的信号质量测试才能保证系统的可靠工作。对于DDR4及以下的标准 来说,物理层一致性测试主要是发送的信号质量测试;对于DDR5标准来说,由于接收端出 现了均衡器,所以还要包含接收测试。

DDR信号质量的测试也是使用高带宽的示波器。对于DDR的信号,技术规范并没有 给出DDR信号上升/下降时间的具体参数,因此用户只有根据使用芯片的实际快上升/ 下降时间来估算需要的示波器带宽。通常对于DDR3信号的测试,推荐的示波器和探头的带宽在8GHz;DDR4测试建议的测试系统带宽是12GHz;而DDR5测试则推荐使用 16GHz以上带宽的示波器和探头系统。 DDR2 和 LPDDR2 电气一致性测试应用软件。智能化多端口矩阵测试DDR一致性测试参考价格

智能化多端口矩阵测试DDR一致性测试参考价格,DDR一致性测试

如果PCB的密度较高,有可能期望测量的引脚附近根本找不到合适的过孔(比如采用双面BGA贴装或采用盲埋孔的PCB设计时),这时就需要有合适的手段把关心的BGA引脚上的信号尽可能无失真地引出来。为了解决这种探测的难题,可以使用一种专门的BGAInterposer(BGA芯片转接板,有时也称为BGA探头)。这是一个专门设计的适配器,使用时要把适配器焊接在DDR的内存颗粒和PCB板中间,并通过转接板周边的焊盘把被测信号引出。BGA转接板内部有专门的埋阻电路设计,以尽可能减小信号分叉对信号的影响。一个DDR的BGA探头的典型使用场景。智能化多端口矩阵测试DDR一致性测试参考价格DDR、DDR2、DDR3 和 DDR4 设计与测试解决方案;

智能化多端口矩阵测试DDR一致性测试参考价格,DDR一致性测试

测试软件运行后,示波器会自动设置时基、垂直增益、触发等参数进行测量并汇总成一 个测试报告,测试报告中列出了测试的项目、是否通过、spec的要求、实测值、margin等。 自动测试软件进行DDR4眼图睁开度测量的一个例子。信号质量的测试还可以  辅 助 用 户 进 行 内 存 参 数 的 配 置 , 比 如 高 速 的 D D R 芯 片 都 提 供 有 O D T ( O n D i e Termination)的功能,用户可以通过软件配置改变内存芯片中的匹配电阻,并分析对信号质 量的影响。

除了一致性测试以外,DDR测试软件还可以支持调试功能。比如在某个关键参数测试 失败后,可以针对这个参数进行Debug。此时,测试软件会捕获、存储一段时间的波形并进 行参数统计,根据统计结果可以查找到参数违规时对应的波形位置,

大部分的DRAM都是在一个同步时钟的控制下进行数据读写,即SDRAM(Synchronous Dynamic Random -Access Memory) 。SDRAM根据时钟采样方式的不同,又分为SDR   SDRAM(Single Data Rate SDRAM)和DDR SDRAM(Double Data Rate SDRAM) 。SDR  SDRAM只在时钟的上升或者下降沿进行数据采样,而DDR SDRAM在时钟的上升和下降 沿都会进行数据采样。采用DDR方式的好处是时钟和数据信号的跳变速率是一样的,因 此晶体管的工作速度以及PCB的损耗对于时钟和数据信号是一样的。DDR3 和 LPDDR3 一致性测试应用软件。

智能化多端口矩阵测试DDR一致性测试参考价格,DDR一致性测试

JEDEC组织发布的主要的DDR相关规范,对发布时间、工作频率、数据 位宽、工作电压、参考电压、内存容量、预取长度、端接、接收机均衡等参数做了从DDR1 到 DDR5的电气特性详细对比。可以看出DDR在向着更低电压、更高性能、更大容量方向演 进,同时也在逐渐采用更先进的工艺和更复杂的技术来实现这些目标。以DDR5为例,相 对于之前的技术做了一系列的技术改进,比如在接收机内部有均衡器补偿高频损耗和码间 干扰影响、支持CA/CS训练优化信号时序、支持总线反转和镜像引脚优化布线、支持片上 ECC/CRC提高数据访问可靠性、支持Loopback(环回)便于IC调测等。DDR5 接收机一致性和表征测试应用软件。智能化多端口矩阵测试DDR一致性测试参考价格

DDR时钟总线的一致性测试。智能化多端口矩阵测试DDR一致性测试参考价格

DDR规范没有定义模板,这给用眼图方式分析信号时判断信号是否满足规范要求带来挑战。有基于JEDEC规范定义的,ds、,dh、-H(ac)min和rIL(ac)max参数,得出的DDR2533写眼图的模板,中间的区域就是模板,中间的线是DQS的有效边沿即有效的上升沿或下降沿。严格按规范来说的话,中间的模板应该定义为横着的梯形,因为保持时间是相对于DC参数的,不过用长方形可以定义一个更严格的参数要求。

DDR总线一致性测试对示波器带宽的要求

因为Jedec规范没有给岀DDR具体的快的上升、下降时间,通过预估的方式可以得岀 快的边沿时间,但是往往比实际要快,是基于实际PCB板材的情况得出的结果,有 了这个结果可计算出需要的示波器带宽。 智能化多端口矩阵测试DDR一致性测试参考价格