(10)关键的线要尽量粗,并在两边加上保护地。高速线要短而直。(11)元件引脚尽量短,去耦电容引脚尽量短,去耦电容使用无引线的贴片电容。(12)对A/D类器件,数字部分与模拟部分地线宁可统一也不要交*。(13)时钟、总线、片选信号要远离I/O线和接插件。(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。(15)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚需远离I/O电缆。(16)石英晶体下面以及对噪声敏感的器件下面不要走线。(17)弱信号电路,低频电路周围不要形成电流环路。(18)任何信号都不要形成环路,如不可避免,让环路区尽量小同一种类型的有极性 分立元件也要力争在X或Y方向上保持一致,便于生产和检验。湖北设计PCB培训厂家
一般开关电源模块应该靠近电源输入端,对于给芯片提供低电压的核电压的开关电源,应靠近芯片,避免低电压输出线过长而产生压降,影响供电性能,以开关电源为中心,围绕他布局。电源滤波的输入及输出端在布局时要远离,避免噪声从输入端耦合进入输出端,元器件应均匀、整齐、紧凑的排列在PCB上,减少器件间的要求。输入输出的主通路一定要明晰,留出铺铜打过孔的空间,滤波电容按照先打后小的原则分别靠近输出输入管脚放置,反馈电路靠近芯片管脚放置。了解PCB培训销售培训机构会根据市场上的热点和需求,选取一些好的PCB设计案例进行解析。
3、地线设计不合理的地线设计会使印制电路板产生干扰,达不到设计指标,甚至无法工作。地线是电路中电位的参考点,又是电流公共通道。地电位理论上是零电位,但实际上由于导线阻抗的存在,地线各处电位不都是零。因为地线只要有一定长度就不是一个处处为零的等电位点,地线不仅是必不可少的电路公共通道,又是产生干扰的一个渠道。一点接地是消除地线干扰的基本原则。所有电路、设备的地线都必须接到统一的接地点上,以该点作为电路、设备的零电位参考点(面)。一点接地分公用地线串联一点接地和单独地线并联一点接地。
添加特殊字符(1)靠近器件管脚摆放网络名,摆放要求同器件字符,(2)板名、版本丝印:放置在PCB的元件面,水平放置,比元件位号丝印大(常规丝印字符宽度10Mil,高度80Mil);扣板正反面都需要有板名丝印,方便识别。添加特殊丝印(1)条码:条码位置应靠近PCB板名版本号,且长边必须与传送方向平行,区域内不能有焊盘直径大于0.5mm的导通孔,如有导通孔则必须用绿油覆盖。条码位置必须符合以下要求,否则无法喷码或贴标签。1、预留区域为涂满油墨的丝印区。2、尺寸为22.5mmX6.5mm。3、丝印区外20mm范围内不能有高度超过25mm的元器件。2)其他丝印:所有射频PCB建议添加标准“RF”的丝印字样。对于过波峰焊的过板方向有明确规定的PCB,如设计了偷锡焊盘、泪滴焊盘或器件焊接方向,需要用丝印标示出过板方向。如果有扣板散热器,要用丝印将扣板散热器的轮廓按真实大小标示出来。放静电标记的优先位置是PCB的元件面,采用标准的封装库。在板名旁留出生产序列号的空间,字体格式、大小由客户确认。培训机构通常会加强学员的团队协作能力和创新意识。
7、晶振离芯片尽量近,且晶振下尽量不走线,铺地网络铜皮。多处使用的时钟使用树形时钟树方式布线。8、连接器上信号的排布对布线的难易程度影响较大,因此要边布线边调整原理图上的信号(但千万不能重新对元器件编号)。9、多板接插件的设计:(1)使用排线连接:上下接口一致;(2)直插座:上下接口镜像对称,如下图:10、模块连接信号的设计:(1)若2个模块放置在PCB同一面,则管教序号大接小小接大(镜像连接信号);(2)若2个模块放在PCB不同面,则管教序号小接小大接大。元件引脚尽量短,去耦电容引脚尽量短,去耦电容使用无引线的贴片电容。武汉设计PCB培训包括哪些
按照均匀分布、重心平衡、版面美观的标准优化布局;湖北设计PCB培训厂家
(3)电源线、地线及印制导线在印制板上的排列要恰当,尽量做到短而直,以减小信号线与回线之间所形成的环路面积。(4)时钟发生器尽量*近到用该时钟的器件。(5)石英晶体振荡器外壳要接地。(6)用地线将时钟区圈起来,时钟线尽量短。(7)印制板尽量使用45°折线而不用90°折线布线以减小高频信号对外的发射与耦合。(8)单面板和双面板用单点接电源和单点接地;电源线、地线尽量粗。(9)I/O驱动电路尽量*近印刷板边的接插件,让其尽快离开印刷板。湖北设计PCB培训厂家